Laufende Arbeiten und Hiwi-Stellen

Bachelor-Arbeiten

+
Architektur-agnostisches Loop-Profiling mit Qemu User-Space Emulator
C/C++ Software Praktisch
Bearbeiter: Tizian Dege, Betreuer: Ramon Wirsch, Zeitraum: 07.11.2019-31.03.2020
+
Entwurf eines Frameworks für neuronale Netze
Java Software Anspruchsvoll
Bearbeiter: Daniel Diener , Betreuer: Dennis Wolf, Zeitraum: 18.10.2018-30.09.2019
+
IBM Z-Architektur User-Space Simulator
Java Software Praktisch
Bearbeiter: Pascal Rehfinger, Betreuer: Ramon Wirsch, Zeitraum: 05.09.2019-01.04.2020
+
Implementierung eines generischen Kommunikationsinterface für CGRAs
Java Verilog Hardware Software
Bearbeiter: Leon Mayrhofer, Betreuer: Dennis Wolf, Zeitraum: 01.07.2019-31.07.2020
+
Erhöhung der maximalen Taktrate des SpartanMC-Prozessorkerns
C/C++ Verilog Hardware Software Praktisch
Bearbeiter: Jonathan Strobl, Betreuer: Jakob Wenzel, Zeitraum: 30.04.2019-28.10.2019
+
Analyse und Optimierung des SpartanMC Befehlssatzes
C/C++ Verilog Software Praktisch Theoretisch
Bearbeiter: Kacper Wiecek, Betreuer: Jakob Wenzel, Zeitraum: 15.10.2019-16.03.2020

Master-Arbeiten

+
Entwurf eines Tools zum Vergleich von CGRA Kompositionen
Java Software
Bearbeiter: Daniel Trigo, Betreuer: Dennis Wolf, Zeitraum: 01.10.2019-31.03.2020
+
Graphgenerierung für CGRAs aus C-Code
C/C++ Java Software Englisch Deutsch
Bearbeiter: Mario Wetzel, Betreuer: Tajas Ruschke, Zeitraum: 04.11.2019-04.05.2020
+
Optimierung von Kontrollflussgraphen für das Scheduling auf CGRAs
Java Software Praktisch Anspruchsvoll
Bearbeiter: Marcel Heinlein, Betreuer: Ramon Wirsch, Zeitraum: 31.10.2019-01.05.2020
+
Scheduler für generische, resourcenbasierte CGRA-Konfigurationen
Java Software Englisch Deutsch Anspruchsvoll
Bearbeiter: Julian Käuser, Betreuer: Tajas Ruschke, Zeitraum: 02.05.2019-04.11.2019
+
Entwicklung eines Token Generators für die neue AMIDAR Instruction Set Architecture
Verilog Hardware
Bearbeiter: Felix Retsch, Betreuer: Alexander Schwarz, Zeitraum: 02.09.2019-01.03.2020
+
Integration von Access Classification and Distribution (ACD) in das PIRANHA Plugin
C/C++ Software Praktisch
Bearbeiter: André Miebes, Betreuer: Johanna Rohde, Zeitraum: 04.09.2019-03.03.2020

Projektseminare Bachelor

+
Entwicklung von Speicher-FUs für die AMIDAR Instruction Set Architecture
Verilog Hardware
Bearbeiter: Maximilian Heer, Betreuer: Alexander Schwarz, Zeitraum: 04.11.2019-31.03.2020
+
Verbesserte Registerallokation für neue AMIDAR ISA
Java Software
Bearbeiter: Leonard Anderweit, Betreuer: Alexander Schwarz, Zeitraum: 04.11.2019-31.03.2020
+
Verbesserung des SpartanMC Cachesystems durch Distributed RAM
Verilog Hardware Praktisch
Bearbeiter: Jan Uhlig, Betreuer: Johanna Rohde, Zeitraum: 15.10.2018-30.04.2019

Projektseminare Master

+
RISC-V User-Space Simulator
Java Software Praktisch
Bearbeiter: Kai Meinhard, Betreuer: Ramon Wirsch, Zeitraum: 24.10.2019-01.03.2020
+
Implementierung eines alternativen FU-Synchronisationsmechanismus im AMIDAR-Simulator
Java Software
Bearbeiter: Philipp Müller, Betreuer: Alexander Schwarz, Zeitraum: 15.04.2019-15.12.2019
+
Implementierung von Fine-Grained Speicherzugriffsoptimierungen
C/C++ Verilog Software Praktisch
Bearbeiter: Karsten Müller, Betreuer: Johanna Rohde, Zeitraum: 30.04.2019-30.09.2019

Hiwi-Job

  • Leider ist in dieser Kategorie im Moment nichts verfügbar

Legende

Gute Kenntnisse in C erforderlich
Gute Kenntnisse in Java erforderlich
Gute Kenntnisse in Verilog erforderlich
Gute Kenntnisse in VHDL erforderlich
Hardwareorientierte Arbeit
Softwareorientierte Arbeit
Praktische Arbeit
Theoretische Arbeit
In Englisch verfasste Arbeit wünschenswert
In Deutsch verfasste Arbeit wünschenswert
Zusätzliche HW/SW erforderlich
Anspruchsvolle Arbeit
Drucken | Impressum | Datenschutzerklärung | Sitemap | Suche | Kontakt
Zum SeitenanfangZum Seitenanfang